推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

一种任意抽取数字下变频器的设计

更新时间:2020-09-02 16:51:07 大小:218K 上传用户:六3无线电查看TA发布的资源 标签:变频器 下载积分:5分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

数字下变频(DDc)技术作为连接前端模数转换器件(ADC)与后端通用数字信号处理器件之间的纽带,在雷达信号处理中占据了核心地位。针对雷达不同模式下抽取率不同的情况,本文提出了一种任意抽取数字下变频芯片的设计,实现了不同抽取率时的乘法器资源复用,节约了乘法器资源,降低了系统功耗和系统的复杂度。该数字下变频芯片采用SMICO.13μm工艺进行综合仿真,综合结果满足指标要求。

Digital down-conversion (DDC) plays a very important role in radar signal processing as a link between analog-to-digital converter (ADC) at the front-end and general digital signal processor at the back-end. To different decimation in different radar operate mode, design of an arbitrary decimation DDC application specific integrated circuit (ASIC) is provided for implementation of multiplexing of multiplier source, therefore multiplier source is saved and system power consumption and complexity are both reduced. Synthesized simulation to this DDC chip by using SMIC 0. 13 μm technology indicated that its performance can meet specification requirements.

部分文件列表

文件名 大小
一种任意抽取数字下变频器的设计.pdf 218K

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载