推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

一种低成本光接收器的数据恢复电路的设计及FPGA实现

更新时间:2020-06-13 11:45:40 大小:1011K 上传用户:xiaohei1810查看TA发布的资源 标签:光接收器数据恢复 下载积分:5分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

设计了一种利用FPGA的可编程输入延时单元(IDELAY)和锁相环输出同频多相时钟结合的4倍过采样高速时钟数据恢复电路。可在较低频率同步恢复4位并行数据,有效地增大带宽并降低了终端成本,并采用自动检测和判断的方法检测数据跳变边沿,消除了数据毛刺的干扰。

Designed a FPGA programmable input delay unit(IDELAY) and phase-locked loop output combination with the frequency multi-phase clock four times over-sampling of high-speed clock and data recovery circuit.Recovery in the four parallel data at lower frequencies,effectively increase bandwidth and reduce the cost of the terminal,and automatically detect and determine the method detection data transition edge,eliminate the interference of data glitches.

部分文件列表

文件名 大小
一种低成本光接收器的数据恢复电路的设计及FPGA实现.pdf 1011K

全部评论(0)

暂无评论