推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于ECL电路的高速计数电路设计

更新时间:2020-08-29 05:44:11 大小:252K 上传用户:守着阳光1985查看TA发布的资源 标签:ecl 下载积分:5分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

普通计数器的设计都是采用CMOS或TTL小规模或中规模器件来设计。普通的TTL(晶体管-晶体管电路)集成电路不能满足高速计数器的测量要求,例如74161系列的计数器,它们具有不同的最大时钟频率分fmax,即工作的最大频率。S系列的最大时钟频率最高为125MHz,而普通的CMOS器件的最高工作速度也在200M左右,若采用TTL或CMOS分离元件来搭计数器电路,考虑到分布参数的影响和各个元件之间的时序配合,其允许的最高工作频率还会下降,无法满足高精度信号的技术要求,为了达到高速计数器的测量精度,必须考虑所选元件的最大时钟频率,因此在输入频率高于200MHz时,采用ECL器件来设计。

部分文件列表

文件名 大小
基于ECL电路的高速计数电路设计.pdf 252K

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载