推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

米联客2022版FPGA数据缓存方案(PSDDR-FDMA)

更新时间:2023-04-12 09:57:04 大小:7M 上传用户:onorg查看TA发布的资源 标签:FPGA数据缓存PSDDR-FDMA 下载积分:2分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

xilinx ZNYQ7系列 PS-DDR缓存方案(AXI-FDMA),FDMA 是米联客的基于 AXI4 总线协议定制的一个 DMA 控制器。本文对 AXI4-FULL 总线接口进行了封装,同时 定义了简单的 APP 接口提供用户调用 AXI4 总线实现数据交互。这个 IP 我们命名为 FDMA(Fast Direct Memory Access)。 有了这个 IP 我们可以统一实现用 FPGA 代码直接读写 PL 的 DDR 或者 ZYNQ/ZYNQMP SOC PS 的 DDR 或者 BRAM。 FDMA IP CORE 已经广泛应用于 ZYNQ SOC/Artix7/Kintex7/ultrascale/ultrascale+系列 FPGA/SOC。 如果用过 ZYNQ/ZYNQMPSOC 的都知道,要直接操作 PS 的 DDR 通常是 DMA 或者 VDMA,然而用过 XILINX 的 DMA IP 和 VDMA IP,总有一种遗憾,那就是不够灵活,还需要对寄存器配置,真是麻烦。XILINX 的总线接口是 AXI4 总线, 自定义 AXI4 IP 挂到总线上就能实现对内存地址空间的读写访问。因此,我们只要掌握 AXI4 协议就能完成不管是 PS 还是 PL DDR 的读写操作。

部分文件列表

文件名 大小
3-1-02米联客2022版PS-DDR缓存方案(AXI-FDMA)-MLK7-7020.pdf 7M

全部评论(0)

暂无评论