推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

SJ 50597_64-2016 BWDSP100型32位浮点数字信号处理器详细规范

更新时间:2023-09-28 13:04:33 大小:21M 上传用户:sun2152查看TA发布的资源 标签:数字信号处理器 下载积分:3分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

2 规范性引用文件 下列文件中的条款通过规范的 凡是日期的引用文件,其随后所有的 修改单(不包含勘误的内存入使订成均不适用于本规范ANR为ATEOK励根据本规范达成协议的各方研究是否可使用这些文件的最新本,凡是不注日期的引用文件,其最新是作适用于本规范。 - 范围 本规范规定了BWDSP100型32位浮点数字信号处理器(以下简称器件)的详细要求。 GJB/Z 167-202详活规范指南 GJB 548B-2005致电子器件试验方法和程序GJB 597A-199 半导体城电路总规范GJB 7677 2012球栅阵(BGA)试验方法3 要求 3.1 总则 器件应符合397A-19961规定的所有规范的要求与总规,不一致时,应以本规范为准。 3.2 设计、结构 本规范规定的器性采用n年层多品 9 层铜 CMOS 工艺式采用倒装焊工艺,焊球材料采用钢锡合金:60PbST ANDARUL200万逻辑门,器件封装形 3.2.1 工艺结构 3.2.2 引出端排列 引出端排列详细信息见附录A. 3.2.3 封装形式 器件采用729引线陶瓷球栅阵列(CBGA729)封装。外形尺寸见图1. 3.2.4 功能框图 功能框图如图2所示。 器件主时钟工作频率150MHz,32 bit静态超标量:架构为16发射、单指令流多数据流。器件指令总线宽度为512bit;内部数据总线采用非对称全双工总线,内部数据读总线位宽为512bit、内部数据写总线位宽为256bit。 在存储空间划分上,程序空间和数据空间在物理上分离,程序存储空间为128K字。数据存储空间划分为三个block,每个block大小为256K字,共768K字。 器件的执行部件包含在四个执行宏中,四个执行宏分别称为x宏、y宏、z宏和t宏。四个宏的外部接口和内部构造完全一致,它们从译码器获得微操作命令和立即数,从数据存储器获得操作数,进行各种特定的操作。每个执行宏内部包含一个64字的本地通用寄存器组、8个算数逻辑单元、4个乘法器、2个移位器和1个超算器。 B.1目的 老炼试验的目的是为了筛选或剔除那些早期失效的器件。 B.2设备 所需设备的详细要求见GJB 548B-2005中方法 1005.1,除了待测芯片之外,老炼测试板上的其他元器件应该尽量少;在设计老炼测试的测试激励的时候,要考虑引出可观察的运行状态显示,例如引出LED,让其闪烁,表明老炼时器件仍在工作;老炼时,器件一般工作在降频状态,器件工作在20MHz;老炼板处在老炼箱内,在箱外还要设计激励板,用于为老炼板提供电源、测试激励并显示老炼箱内器件的运行状态,称作激励板,激励板通过电缆和老炼板连接。 老炼测试系统见图 B.1.老炼测试系统主要由老炼箱、老炼板、激励板组成。老炼箱提供老炼所需的物理环境:激励板提供待测器件所需的电源、激励信号并通过反馈信号显示待测芯片的工作状态;老炼板作为待测器件的载体,向待测器件提供管脚级电源和激励,与待测器件进行管脚级交互。老炼板处于老炼箱之内,通过电缆与激励板连接。 B.3程序 B.3.1概述 老炼试验的试验条件均按 GJB 548B-2005 中方法 1015.1 的规定,采用试验条件 D,温度 Tc-125℃. 试验时通过激励板对期间进行加载,导入FFT 激励,保证所有的模块翻转,器件运行结果是否正确通过 GPI02 输出,通过电缆送给激励板上的 LED 灯,如果闪烁则器件正常工作,否则器件不工作。 老炼测试板方案 老炼测试板暂定一个批次的批量为 4 片,即,一块老炼测试板承载 4 片 BWDSP100。为了保证一批待测器件处于相同的电环境,每一片待测器件的外设逻辑连接方式相同,片上运行的激励程序也相同。通过电缆连接的激励信号线和反馈信号线应该尽量少,因此对待测器件采用JTAG方式加载程序,将每 4 片待测器件串接到同一个JTAG链上。连接示意图见图 B.2. 每片器件的连接关系见图B3所.ND引脚的连接和芯片编号引脚的连接之外,各个 被测器件的其它引脚的逻辑连接是相同的。其中上ink0端口的收端连接 linko 端口的发端、linkl 端口的收端连接 link1 端口的发端、link2 端口的收端连接 link2 端口的发端、link3 端口的收端连接 link3端口的发端、UART 的收端连接到 UART 的发端、GPIO[4:0]连接到 IRQ_N[4:0]。 对于菊花链上的第一片器件(#D),JTAG 信号 TDI 来自激励板通过电缆送来的激励,其 TDO 送给紧接其后的第二片器件(#1);对于菊花链上的最后一片器件(#3),其TDO通过电缆送回激励板,并且将TCK_RET一并送回;对于菊花链中间位置的器件(#1、#2),其TDI来自前一片的TDO,其TDO送给后一片的 TDI。所有器件的 TMS、TCK、TRST_N 信号都来自激励板。 除上述信号之外,器件的全局配置信号按照如下方式配置。ID[2:0]按照菊花链的连接顺序分别固定接“000”(#0)、“001”(#1)、“010”(#2)、“011”(#3);CLKINRAT[2:0]统一固定接“000”:TIMER_RST_N统一固定接‘I';TOCLKIN T4CLKIN统一全部接‘0';TAP_SEL 统一固定接‘I';BOOT_SW 统一固定接32

部分文件列表

文件名 大小
SJ_50597_64-2016_BWDSP100型32位浮点数字信号处理器详细规范.pdf 21M

全部评论(0)

暂无评论