推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于JTAG的嵌入式硬件测试平台的设计与实现

更新时间:2020-04-02 12:00:53 大小:3M 上传用户:IC老兵查看TA发布的资源 标签:jtag嵌入式硬件 下载积分:3分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

随着嵌入式系统技术的快速发展,其应用越来越广泛,功能越来越复杂,硬件集成度越来越庞大。由于嵌入式系统设计的专有性,目前没有一个通用的用于嵌入式硬件系统测试的平台。为支持板上芯片或逻辑的测试,联合测试行动小组专门设计和定义了一种通用的芯片边界扫描结构及其测试访问端口规范,称为JTAG标准。但目前JTAG测试多在电路板一级对芯片或板上逻辑与连接进行测试、复位和系统调试,而对整个硬件系统的功能性并无太多关注。论文所要设计与实现的测试平台就是为测试嵌入式系统硬件功能性而提出的。

    论文以JTAG为基础,以地震数据采集站硬件板为测试项目,设计并实现了基于JTAG的嵌入式系统硬件测试平台。其主要组件包括JTAG接口构造、各硬件器件(ARM、单片机、SRAM、FPGA等)功能测试、串口驱动、显示与控制程序等。测试时通过在线仿真器连接该测试平台与被测嵌入式系统硬件,可以在屏蔽软件影响(不加载操作系统,不加载嵌入式应用软件)的情况下直接对各被测器件进行测试,最大限度地过滤干扰因素。

    该嵌入式系统硬件测试平台可以根据实际需求测试硬器件的功能完整性与可用性,达到故障定位,单板测试的目的。在实际应用中其具有部署便捷、操作简单、日志记录等特点。虽然该测试系统是专为采集站硬件板的测试而设计的,但其中包含的测试思想可以扩展到其它嵌入式系统。

部分文件列表

文件名 大小
基于JTAG的嵌入式硬件测试平台的设计与实现.pdf 3M

全部评论(0)

暂无评论