推荐星级:
- 1
- 2
- 3
- 4
- 5
FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1
资料介绍
cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER
部分文件列表
文件名 | 文件大小 | 修改时间 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/.sopc_builder/filters.xml | 1KB | 2010-09-11 21:12:40 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/.sopc_builder/install.ptf | 12KB | 2010-10-19 21:41:08 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/.sopc_builder/install2.ptf | 6KB | 2010-10-19 21:40:54 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/.sopc_builder/preferences.xml | 1KB | 2010-09-12 11:31:54 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/cpu_0.ocp | 1KB | 2010-09-12 10:42:42 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/cpu_0.sdc | 4KB | 2010-09-12 10:42:32 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/cpu_0.v | 416KB | 2010-09-12 10:42:42 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/cpu_0_bht_ram.mif | 2KB | 2010-09-12 10:42:30 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/cpu_0_dc_tag_ram.mif | 1KB | 2010-09-12 10:42:30 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/cpu_0_ic_tag_ram.mif | 2KB | 2010-09-12 10:42:30 |
基于cyclone2 FPGA(EP2C8Q)设计 quartus 9.0工程 Nios实验例程源码__EP2C8Q_V1_Nios_Example_05_TIMER/cpu_0_jtag_debug_module_sysclk.v | 7KB | 2010-09-12 10:42:38 |
... |
全部评论(0)