推荐星级:
- 1
- 2
- 3
- 4
- 5
Cadence-FSP设计流程
资料介绍
Cadence-FSP设计流程
随着集成化程度的提高,印制板设计中FPGA及其引脚数量越来越多,设计难度越来越大,Cadence FPGA System Planner设计平台正是为了应对如此愈发复杂的设计挑战。它从创建初始引脚配置着手,紧密结合原理图及PCB设计工具,确保复杂PCB布线顺畅。Cadence FSP系统设计平台提供了一套完整的、可扩展的FPGA-PCB协同式设计解决方案,用于板级FPGA设计,能够自动对引脚配置进行“芯片-规则-算法”的综合优化。
部分文件列表
文件名 | 大小 |
Cadence-FSP设计流程.doc | 4M |
全部评论(0)