您现在的位置是:首页 > 教程 > 使用FPGA进行并行计算
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

使用FPGA进行并行计算

更新时间:2018-12-17 20:56:56 大小:441K 上传用户:z00查看TA发布的资源 标签:fpga并行计算 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

典型的FPGA逻辑块由四输入查找表(LUT)和触发器组成。目前,FPGA由具有嵌入硅片的高级功能的DSP模块,高速IOB,嵌入式存储器和处理器组成。它还包含可配置逻辑块(CLB),它由多个片组成。切片是一小组构建块。此外,现代FPGA由数万个CLB和矩形网格中的可编程互连网络组成(Buell等,2007)。

ASIC(专用集成电路)通常在芯片的整个寿命期间执行单一功能,而在FPGA中,它可以以能够在微秒内执行功能的方式进行重新编程。以硬件描述语言(HDL)编写的源代码(如Verilog和VHDL)提供了在运行时执行任务的功能。综合过程生成技术映射网表(图2)。然后,地图,布局布线过程将网表与架构中的实际FPGA相匹配。该过程产生一个用于重新配置FPGA的比特流。定时,后合成,功能模拟和验证方法可以验证地图,地点和路线结果


部分文件列表

文件名 大小
07217579.doc 441K

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载