推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

Xilinx AES 音频数据流之间的异步采样率转换

更新时间:2019-06-23 21:53:23 大小:312K 上传用户:z00查看TA发布的资源 标签:aes音频数据流异步采样 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

Xilinx® FPGA 通过不断地将集成度低、复杂且昂贵的 ASSP 芯片功能组合在一起,来满足客户对于集成度的需求。通过利用像 DSP48E 和 block RAM这样用来实现复杂的滤波功能的芯片特性,ASRC,作为一种ASSP芯片实现的功能,可以被集成到 Xilinx FPGA 中。

 同样,免费提供的 Xilinx 应用指南和参考设计,同样可以满足客户对集成复杂算法的需求。ASRC 参考设计正确地处理了同步采样率转换和大多数音/视频产品所需要的更复杂的 ASRC。

许多 ASSP 芯片和 FPGA IP 供应商所提供的较简单的“仅使用同步的”方法,每条音频通道的资源利用率较小;但是,当错误地应用于异步应用时,这些方法会产生下面这些问题:


部分文件列表

文件名 大小
Xilinx_AES音频数据流之间的异步采样率转换.pdf 312K

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载