推荐星级:
- 1
- 2
- 3
- 4
- 5
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现
资料介绍
以基于MIPS 32位指令集的微处理器MiniMIPS32为目标,介绍主流RISC流水线微处理器的设计与实现的方法、步骤与技巧,讲解处理器微架构设计,数据通路的设计与实现,流水线设计与优化,软件环境与测试环境的搭建以及基于Digilent FPGA开发板的板级设计等几方面内容。这是处理器异常处理的设计与实现相关的例程。
部分文件列表
文件名 | 文件大小 | 修改时间 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.hw/MiniMIPS32.lpr | 1KB | 2017-10-24 15:08:56 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ip/clk_wiz_0/clk_wiz_0.veo | 3KB | 2019-01-14 16:09:32 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ip/clk_wiz_0/clk_wiz_0_stub.v | 1KB | 2017-10-25 11:47:34 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ip/clk_wiz_0/clk_wiz_0_stub.vhdl | 1KB | 2017-10-25 11:47:34 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ip/data_ram/data_ram.veo | 3KB | 2019-01-14 16:09:32 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ip/data_ram/data_ram.vho | 3KB | 2019-01-14 16:09:32 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ip/inst_rom/inst_rom.veo | 3KB | 2019-01-14 16:09:32 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ip/inst_rom/inst_rom.vho | 3KB | 2019-01-14 16:09:32 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ip/inst_rom/inst_rom_stub.v | 1KB | 2018-01-26 16:22:36 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ip/inst_rom/inst_rom_stub.vhdl | 1KB | 2018-01-26 16:22:36 |
[源代码]基于FPGA的RISC处理器设计与实现--MiniMIPS32处理器异常处理的设计与实现/MiniMIPS32/MiniMIPS32.ip_user_files/ipstatic/simulation/blk_mem_gen_v8_4.v | 167KB | 2017-10-29 19:50:14 |
... |
全部评论(0)