推荐星级:
- 1
- 2
- 3
- 4
- 5
基于FPGA的SDRAM控制器的设计与实现
资料介绍
基于FPGA的SDRAM控制器的设计与实现
SDRAM的特点是大容量和高速度。其单片容量可达256 Mb或更高,工作速度可达100~200 MHz以上,但是其控制方式比EDO/FPDRAM复杂得多。目前,许多嵌入式设备的大容量存储器都采用SDRAM来实现。在设计中采用SDRAM存储器时,大多都是用专用芯片完成其控制电路。但是,当我们对SDRAM存储器进行特殊应用时,就需要自己设计控制电路了[1]。
部分文件列表
文件名 | 文件大小 | 修改时间 |
基于FPGA的SDRAM控制器的设计与实现.pdf | 493KB | 2017-03-28 09:02:42 |
全部评论(0)