推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

一种8Gsps模数转换器中的8B10B编码电路设计

更新时间:2020-10-27 18:32:56 大小:2M 上传用户:gsy幸运查看TA发布的资源 标签:模数转换器编码 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

根据JESD204B协议,设计了一种应用于8 Gsps 12 bit模数转换器(analog-to-digital,ADC)接口电路中的8B10B编码器。该编码器采用双字节并行实现方案将系统时钟由500 MHz降低至250 MHz,通过添加1 bit均衡指示位,使得极性信息先于编码结果产生,减少了极性计算与传递引起的延迟;使用负极性编码,减小对查找表资源的使用。实验结果表明,该编码器能够支持12.9 Gbps的最大通道传输速率,相比级联型编码器和单字节编码器数据传输速率更高。所设计的编码器能够满足8 Gsps 12 bit模数转换器的应用需求。

According to JESD204B protocol,an 8B10B encoder is designed for 8 Gsps 12 bit analog-to-digital(ADC)interface circuit.The encoder uses a dual-byte parallel implementation scheme to reduce the system clock from 500 MHz to 250 MHz.By adding 1 bit equalization indicator bit,the polarity information is generated prior to the coding result,which reduces the delay caused by polarity calculation and transmission,and uses negative polarity coding to reduce the use of lookup table resources.The experimental results show that the encoder can support the maximum channel transmission rate of 12.9 Gbps,and the data transmission rate is higher than that of cascade encoder and single byte encoder.The coder designed can meet the application requirements of 8 Gsps 12bit ADC.

部分文件列表

文件名 大小
一种8Gsps模数转换器中的8B10B编码电路设计.pdf 2M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载