推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

Hi3520D/Hi3515A/Hi3515C-硬件设计用户指南

更新时间:2018-12-22 14:10:10 大小:843K 上传用户:sun2152查看TA发布的资源 标签:hi3520dhi3515ahi3515c硬件设计 下载积分:0分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

Hi3520D的RSTN管脚为复位信号输入管脚,要求的复位有效信号为低电平脉冲,一


般复位脉冲宽度为100ms~300ms。


板级设计时,为了系统稳定,建议采用专用的复位芯片产生复位信号,复位Hi3520D


系统异常时,Hi3520D可以通过WDG RSTN管脚产生低电平,因此可以把WDGRST


管脚连接到系统复位芯片的输入上来复位整个系统。

Hi3520D内部集成A9CPU,支持SPI Flash Bootrom 两种启动模式。


Hi3520D可以兼容多种SPI flash,通过SFCADDRMODE来选择不同的地址模式。


Hi3520D的JTAG功能管脚跟GPIO复用,可以通过JTAGEN管脚来选择这些管脚的


复用关系。


部分文件列表

文件名 大小
Hi3520D/Hi3515A/Hi3515C-硬件设计用户指南.pdf 843K

全部评论(0)

暂无评论