您现在的位置是:首页 > 教程 > Altera FPGA 测试
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

Altera FPGA 测试

更新时间:2018-12-17 21:34:04 大小:1M 上传用户:z00查看TA发布的资源 标签:alterafpga测试 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

本文档介绍了Altera Cyclone III FPGA入门套件开发板的功能测试。 它还包括相关子板的测试,即ADA ADC / DAC板和HSMC到GPIO适配器板。 设备见表1。

使用Altera Cyclone III入门板和HSTC到GPIO子卡,可以使用Quartus II软件创建位流。 用于此的代码将用于未来的设计中,以创建不同速度的时钟来驱动DAC板的输入。 代码可以在6.1节中找到。

该代码通过创建一个循环来操作,该循环将在每个时钟周期递增变量count,然后在每次计数等于freq信号时反转位流。 信号freq用作时钟分频器并控制比特流的频率。 在此应用中,板载时钟工作在50MHz,因此频率可以通过公式Frequency =((Clock Frequency)/ freq)*(1/2)计算。 它乘以½,因为它在每个时钟的上升沿反转信号,因此将频率减半。


部分文件列表

文件名 大小
Altera_FPGA_Testing_v1.doc 1M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载