推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

用XC9572实现HDB3编解码设计

更新时间:2020-03-15 11:01:07 大小:976K 上传用户:xuzhen1查看TA发布的资源 标签:xc9572hdb3 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

用XC9572实现HDB3编解码设计

1XC9572器件介绍

xC9572是XILINX公司生产的一款高性能可编程逻辑器件,它内含4个36V18功能块,并具有1600个可用系统门。其系统结构如图1所示。从结构上看,xc9572包含三种单元,即宏单元、可编程1/0单元和可编程内部连线。其主要特点如下:

·所有可编程管脚间的脚对脚延时均为5 ns系统的时钟速度可达到125MHz:

·具有72个宏单元和1600个可用系统门:可编程次数为10000次;

·可采用5V在线编程和擦除;

·拥有强大的管脚锁定能力;

·每个宏单元都具有可编程低功耗模式:未用的管脚有编程接地能力;

·提供有编程保密位,可对设计提供加密保护以防止非法读取;

·外部1/0引脚与3.3V和5V兼容。

2 HDB3的编解码及实现原理

HDB3码(三阶高密度双极性码)是基带电信设备之间进行基带传输的主要码型之一。它的主要特点是易于提取时钟、不受直流特性影响、具有自检能力、连令串小于3个等。

E1信号是我国和欧洲国家电信传输网一次群使用的传输系统.E 1信号由32个64 kb ps的PCM话路经过时分复用形成。cCITT建议G.703标准详细规定了HDB3码用于E 1信号的标准

用XC9572实现E1信号的HDB 3编解码电路比较简单,而且无需可调整外围电路。本设计使用了PC 44封装形式的XC9572可编程逻辑器件共有30个可编程10引脚、6个电源引脚和4个JTAG引脚。整个设计使用了XC9572器件80%的容量。

图2所示是其实现电路图。


部分文件列表

文件名 大小
用XC9572实现HDB3编解码设计.pdf 976K

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载