推荐星级:
- 1
- 2
- 3
- 4
- 5
以太网介质访问控制SoC芯片的研究
资料介绍
本文主要介绍的是以太网介质访问控制SoC芯片的设计,由于SoC的设计是以IP复用技术为基础,所以文中首先详细介绍了一款符合IEEE802.3CSMA/CD标准的8位10/100M以太网介质访问控制MAC芯片的设计过程。该芯片为以太网介质访问控制层芯片,主要实现对以太网数据包的装帧发送与接收拆帧功能,支持10Mbps和100Mbps的传输速率,支持全双工和半双工的工作模式,支持标准MII接口,芯片还可以设置为Loopback模式,即自发自收功能。
接下来,本文介绍了一款与8051兼容的8位MCU,它完全兼容8051指令集,拥有8051 MCU的所有外围资源。另外,该MCU指令周期为标准8051单片机的1/6,因此在相同的工作频率下,程序的执行速度可以提高6倍。同时,本MCU还扩展了外部特殊功能寄存器接口和外部中断源,以方便与其它模块的连接。
文章最后一章对基于以上两种芯片的SoC技术进行了研究,将MAC和MCU的IP核相结合,形成一款高性能以太网控制器,在TCP/IP协议栈的支持下,配合必需的外围器件,形成一个小型的以太网站点系统,用户可以自行开发应用层软件,整个系统有很大的应用空间。
部分文件列表
文件名 | 大小 |
以太网介质访问控制SoC芯片的研究.pdf | 5M |
全部评论(0)