您现在的位置是:首页 > 教程 > Lattice FPGA LVDS 接口
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

Lattice FPGA LVDS 接口

更新时间:2018-07-31 16:04:12 大小:402K 上传用户:z00查看TA发布的资源 标签:latticefpgalvds接口 下载积分:0分 评价赚积分 (如何评价?) 打赏 收藏 评论(1) 举报

资料介绍

包括多个数据位和时钟的源同步接口已经成为电子系统中移动图像数据的常用方法。一个通用的标准是7:1 LVDS接口(用于通道连接,扁平电缆连接和摄像机连接),这已成为许多电子产品,包括消费电子设备、工业控制、医疗,汽车远程信息处理中的通用标准。如Sony的ECX337 OLED采用的就是7:1 LVDS的接口。7:1 LVDS信号示意图如下:

Lattice的ECP系列(ECP3,ECP5等),MachXO系列(XO2、XO3等)以及CrossLink等器件都支持7:1 LVDS的接口。下面以ECP5为例,简单的聊一聊Lattice的7:1 LVDS接口。Lattice的7:1 LVDS是基于Generic DDR接口,并借助相关的同步逻辑和时钟分频逻辑实现。接收端的接口要稍微复杂一点,在发送端的基础上,还需要一个PLL和字同步逻辑。


部分文件列表

文件名 大小
Lattice FPGA 7_1 LVDS 接口.pdf 402K

全部评论(1)

  • 2022-08-25 15:45:18jiho

    非常好的资料

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载