推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

FPGA的全数字锁相环设计.

更新时间:2019-01-19 00:48:40 大小:5M 上传用户:sun2152查看TA发布的资源 标签:fpga全数字锁相环 下载积分:1分 评价赚积分 (如何评价?) 收藏 评论(1) 举报

资料介绍

【摘要】本设计是设计一种二阶全数字锁相环,使用比例一积分算法代替传


统锁相环路系统中的环路滤波,并使用相位累加器实现数控振荡器的功能。在实


际工程中所应用的锁相环无论其功能和结构有何差别,其基本结构应该都由三个


基本部件(鉴相器、环路滤波器和压/数控振荡器)构成。本设计的主要任务就


是沿用此基本结构,在具体实现上采用了全新的控制和实现方法来设计这三大模


块。该锁相环由FPGA实现,采用Quartua IⅡ和ModelsimSE作为软件开发环境,


其灵活性、速度优化和资源控制都能够更好的体现。设计调试好此系统后,需进


行后期的锁相环数据分析,记录分析的数据主要包括:分析锁相环系统的稳定性;


分析系统的跟踪误差;通过调节比例和积分系数以调节系统稳定性和锁相速度,


做好分析图表。


部分文件列表

文件名 大小
基于FPGA的全数字锁相环设计.pdf 5M

全部评论(1)