推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于CPLDFPGA的NOSII处理器设计

更新时间:2019-08-26 10:00:18 大小:3M 上传用户:sun2152查看TA发布的资源 标签:cpldfpganosii处理器 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

1Nios简单介绍

Nios ll是一个用户可配置的通用RISC嵌入式处理器。

Altera推出的Niosll系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式处理器的性能,把Nios l|嵌入到Altera的所有FPG中,例如Stratixll、Stratix、Cyclonell,Cyclone、APEX,ACEI HardCopy系列器件中,用户可以获得超过200DMIPS的性能,用户可以从三种处理器以及超过60个的IP核中选择所需要的,Nios lⅡ系统为用户提供了最基本的多功能性,设计师可以以此来创建一个最适合他们需求的嵌入式系统。

2Niosll处理器的优点和特性

使用NioslⅡ处理器的用户可以根据他们的需要来调整嵌入式系统的特性、性能以及成本,快速使得产品推向市场,扩展产品的生命周期,并且避免处理器的更新换代。

1)提高系统性能

*一系列的处理器核可供选择,其中包括了超过200DMIPS性能的核

*实现任何数量的处理器或将不同的处理器核组和在一起

*增加了已有的处理器,在FPGA中添加一个或更多的Niosll软核处理器更低的系统成本


部分文件列表

文件名 大小
基于CPLDFPGA的NOSII处理器设计.pdf 3M

部分页面预览

(完整内容请下载后查看)
46097427.doc  
基于 CPLD/FPGANiosII 软处理器设计  
1 Nios 简单介绍  
Nios II 是一个用户可配置的通用 RISC嵌入式处理器。  
Altera 推出的 NiosII 系列嵌入式处理器扩展了目前世界上最流行的软核嵌入式  
处理器的性能,把 Nios II 嵌入到 Altera 的所有 FPGA中,例如 StratixII Stratix 、  
CycloneII,Cyclone APEX,ACEXHardCopy系列器件中户可以获得超过 200DMIPS  
的性能,用户可以从三种处理器以及超过 60 个的 IP 核中选择所需要的, Nios II 系统  
为用户提供了最基本的多功能性, 设计师可以以此来创建一个最适合他们需求的嵌入式  
系统。  
2 Nios II 处理器的优点和特性  
使用 Nios II 处理器的用户可以根据他们的需要来调整嵌入式系统的特性、性能以  
及成本,快速使得产品推向市场,扩展产品的生命周期,并且避免处理器的更新换代。  
1 )提高系统性能  
* 一系列的处理器核可供选择,其中包括了超过 200 DMIPS性能的核  
* 实现任何数量的处理器或将不同的处理器核组和在一起  
1
* 增加了已有的处理器,在 FPGA中添加一个或更多的 Nios II 软核处理器  
更低的系统成本  
* 通过将处理器、外设、存储器和 I/O 接口集成到一个单一的 FPGA中,从而降低  
了系统成本、复杂性和功耗  
* 通过将 Nios II 处理器嵌入到低成本的 FPGA中只需花费 35 美分或者更编者:  
对大多数用户而言, NiosII 所占逻辑资源的成本大约是 1020 元人民币,具体取决于  
所选 FPGA的类型和 NiosII 的配置)  
2)应对产品的生命周期  
* 提供易用的设计工具从而快速将产品推向市场。  
* 提供永久的,免费的许可从而使基于 Nios II 处理器的产品避免了处理器的更  
新换代而带来的损失。  
3 )功能强大、易用的开发工具  
* 通过使用 Nios II 集成开发环境( IDE),从而加速了软件的开发  
* 利用 Altera 的强大的 SOPC Builder 系统开发工具和 Quartus II 设计软件可以  
在几分钟内设计一个系统  
使用完全功能的开发包  
* 使用易用的 Nios II 开发包开始一个设计  

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载