上传资源列表
-
外设总线控制CPLD
大小:2M 更新时间:2019-01-25 下载积分:2分
Tortola EVB主板需要一些胶合逻辑来进行外围总线地址解码,电路板控制和状态信号,电路板修订寄存器以及其他各种功能。 该胶合逻辑使用复杂可编程逻辑器件(CPLD)实现。 本文档描述了外设总线控制CPLD(PBC)的功能...
-
基于CPLD的路灯和自动交通控制器太阳能节电系统的设计与实现
大小:234K 更新时间:2019-01-25 下载积分:2分
太阳能是主要的可再生能源之一,并且没有受到污染。 因此,在存在利用太阳能的最大可能性的任何地方,利用这种能量都是必不可少的。 其中一种可能性是路灯和交通系统的太阳能。 因此,试图实现用于路灯和自动交通控...
-
FPGA / CPLD数位系统设计
大小:544K 更新时间:2019-01-25 下载积分:2分
计算机辅助数位系统设计*小型积体电路(SSI)规模,逻辑闸的数目相当的少。*中型积体电路(MSI),数以百计的逻辑闸放入单一晶片中。*大型积体电路(LSI),一个晶片中包含数以千计的逻辑闸。*由于电路的设计开始变...
-
FastFLASH:一种新型电可擦除CPLD技术
大小:43K 更新时间:2019-01-25 下载积分:2分
Xilinx FastFLASH技术是一种用于CPLD的双多晶硅,双层金属CMOS闪存技术。 该技术允许5 V在系统编程。 FastFLASH技术能够产生引脚锁定所需的高单元密度,具有10,000个编程/擦除周期的高耐久性。 与典型的CPLD EEPROM...
-
Altera公司的CPLD/FPGA介绍
大小:766K 更新时间:2019-01-25 下载积分:2分
MAX系列:在MAX 3000A、MAX7000S/AE/B等CPLD器件中,基本构造块称为宏单元(Macrocell),宏单元由可编程的“与阵”和固定的“或阵”构成。MAXII器件:传统的CPLD完全不同,摒弃了传统的宏单元体系,采用查找表(LUT...