您现在的位置是:首页 > 教程 > 外设总线控制CPLD
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

外设总线控制CPLD

更新时间:2019-01-25 15:48:30 大小:2M 上传用户:z00查看TA发布的资源 标签:cpld 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

Tortola EVB主板需要一些胶合逻辑来进行外围总线地址解码,电路板控制和状态信号,电路板修订寄存器以及其他各种功能。 该胶合逻辑使用复杂可编程逻辑器件(CPLD)实现。 本文档描述了外设总线控制CPLD(PBC)的功能和要求。

1.2特点

PBC提供的主要功能包括:

•为CPU数据总线提供16位从接口

•为以太网控制器提供地址解码和控制

•为外部UART控制器提供地址解码和控制

•为音频合成器提供地址解码。

•为各种电路板功能提供控制和状态寄存器。

•为来自各种来源的中断源提供控制和多路复用。


部分文件列表

文件名 大小
IMX31ADSE_PERI_BUS_CNTRL_CPLD_RM.PDF 2M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载