推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

数字扫频仪中衰减电路的设计

更新时间:2020-10-04 06:11:13 大小:216K 上传用户:IC老兵查看TA发布的资源 标签:数字扫频仪 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

衰减电路是扫频仪中的重要组成部分,它的性能与精度直接影响整个仪器的测量精度。针对目前国内的扫频仪衰减精度不高和衰减步进值过大等问题,分析了基于AD834模拟乘法器和DDS芯片中的数字乘法器实现0.1 dB步进衰减的两种设计方案,提出了扫频仪中衰减器的设计方法,提高了扫频仪的测量范围和精度。

Attenuator is a very important part in frequency sweep tester.It can affect the test accuracy of the tester.To solve the problems in domestic frequency sweep tester such as low accuracy and large attenuation step,this paper analyzes two method of 0.1 dB attenuator step which based on analog multiplier AD834 and digital multiplier in the DDS chip.The new method extends the test range and improves the test accuracy.

部分文件列表

文件名 大小
数字扫频仪中衰减电路的设计.pdf 216K

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载