推荐星级:
- 1
- 2
- 3
- 4
- 5
串行总线虚拟逻辑分析仪设计与实现
资料介绍
本文介绍了采用80C5x单片机和FPGA技术设计的串行总线虚拟逻辑分析仪的功能,系统组成和软件设计及硬件电路的设计方法.本系统由硬件模块和软件包构成.硬件模块对需要测量的信号进行采样并将其传送给计算机.利用计算机强大的数字处理能力,按照给定的要求,由软件完成对信号的分析和处理,并将结果以友好的人机界面显示出来.该测量系统可以实现对RS-232、RS-485和CAN总线的电平信号进行测量以及进行波形显示、数据处理和分析,并具有数据保存和打印的功能.本文重点论述了数据采集板硬件电路的设计,定义了上下位机间的通信协议.在上位机软件设计上选用当前主流Windows操作系统作为工作平台,应用灵活简单的VB作为编程软件.
部分文件列表
文件名 | 大小 |
串行总线虚拟逻辑分析仪设计与实现.pdf | 3M |
全部评论(0)