推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

数字式频率合成器的研究与设计

更新时间:2020-03-18 01:22:58 大小:2M 上传用户:gsy幸运查看TA发布的资源 标签:数字式频率合成器数/模转换器FPGADDS信号源 下载积分:3分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

本文对频率合成技术的发展过程进行了归纳叙述,对数字频率合成技术的原理和提高DDS性能进行了分析研究。运用DDS专用器件ML2035设计了一低频高精度正弦信号发生器电路,并对DDS专用器件AD9851结合单片机技术进行了应用研究。      本文重点利用FPGA芯片及D/A转换器,采用直接数字频率合成技术,设计实现了一个频率、相位可调的正弦信号发生器系统模块。本系统设计单元主要由32位4级流水线相位累加器(ADD)、相位调制器(ADD1)、象限求补器(REG1)、ROM查找表(LPM_ROM)、符号求补器(REG2)等几部分组成。通过FPGA的开发软件Max+plus Ⅱ,将设计程序编译综合后的DDS信号源设计文件,在线编程到FPGA开发板上,利用TEK示波器采集输出信号。图4.9是本次设计捕捉的输出信号波形。图中输出信号频率非常接近软件仿真结果。经过系统设计仿真和电路测试,输出波形达到了技术要求。      DDS是一种全数字化的频率合成器,时钟频率给定后,输出信号的频率取决于频率控制字,频率分辨率取决于累加器位数,相位分辨率取决于ROM的地址线位数,幅度量化噪声取决于ROM的数据位字长和D/A转换器位数。AT89C51单片机实现用户需要的频率字,波形的产生以及与上位机通信等逻辑控制功能。      随着微电子技术的迅速发展,直接数字频率合成(DDS)得到了飞速的发展,它在相对带宽、频率转换时间、相位连续性、正交输出、分辨率以及集成化等一系列性能指标方面已远远超过了传统频率合成技术。用高性能的FPGA器件设计符合自己需要的DDS电路就是一个很好的解决方法。  

部分文件列表

文件名 大小
数字式频率合成器的研究与设计.pdf 2M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载