推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

FPGA的8位16进制频率计设计

更新时间:2019-01-17 00:28:45 大小:4M 上传用户:sun2152查看TA发布的资源 标签:fpga频率计 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

频率计是一种专门对被测信号频率进行测量的电子测量仪器。电子频率计具有精


度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重


要手段之一。随着电子技术的发展,待测信号频率越来越高,测频技术也有了相当大


的发展。


根据频率计的测频原理,采用了VHDL语言完成了8位16进制数字频率计的设计,


并在FPGA器件上实现。本设计中的FPGA部分由测频控制模块,计数模块,锁存模块,


译码模块,显示模块组成,每个模块的VHDL程序都在Quartus II7.2软件环境中通过


了仿真。除FPGA核心部分,外围电路由电源部分,显示部分,基准信号输入部分,控


制部分组成。最后依据电路图完成了硬件电路的焊接与调试。


关键词:EDA、FPGA、数字频率计、VHDL、Quartus II 7.2


部分文件列表

文件名 大小
基于FPGA的8位16进制频率计设计.pdf 4M

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载