推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

一种基于40nm高速SRAM的自定时电路设计

更新时间:2020-08-24 06:53:03 大小:178K 上传用户:IC老兵查看TA发布的资源 标签:sram定时电路 下载积分:5分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

分析了SRAM自定时技术的原理,对40nm工艺条件下的自定时电路进行优化,大幅降低了位线电位差的波动幅度。分析对比了本设计与传统设计在0.7V~1.1V工作电压下的性能,使SRAM的读取速度提高了,功耗降低了,位线电位差增大了。文中SRAM采用SMIC40nm工艺,大小为36KB(X256Y4D36)。

This paper briefly analyzes the principle of SRAM tracking path technology. A new tracking path is proposed in 40nm SRAM to make SRAM work in low voltage while boosting SRAM speed at normal voltage. The performance of the design is compared with that of traditional one at range of 0.7V- 1. IV. In this paper, SRAM size is 36KB (X256Y4D36) in process of SMIC40nm.

部分文件列表

文件名 大小
一种基于40nm高速SRAM的自定时电路设计.pdf 178K

全部评论(0)

暂无评论