推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于32位RISC体系结构的微处理器设计与研究

更新时间:2020-04-01 10:22:07 大小:4M 上传用户:xiaohei1810查看TA发布的资源 标签:risc微处理器指令系统 下载积分:3分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

基于RISC架构的处理器是通用高性能处理器的一种。其架构简洁,运行效率高,在高性能计算,嵌入式处理,多媒体应用等各个领域得到了广泛应用。基于硬件描述语言的CPU IP核具有可以根据应用裁减,易于调试,便于集成的特点,使得处理器IP核的设计、研发和应用得到快速发展。

  本文讨论了处理器指令系统架构,研究了微处理器的数据通路,完成了处理器流水线功能的划分,进行了处理器微体系结构设计,对设计的IP核进行了系统功能仿真。并将IP核下载到FPGA,设计的指令编译后放入相应存储器,对处理器的IP进行了硬件验证,验证结果满足处理器设计的功能要求。

  论文设计实现的32位RISC处理器IP核,具有5级流水线架构,具备常用的七十一条指令。设计过程中解决了数据相关、结构相关及转移相关等问题,并实现了可屏蔽的中断系统。本设计体系简洁,易于扩展,非常适合以IP核的形式应用于FPGA芯片,作为嵌入式设备的单片机或MCU来使用。本论文的流水线处理器所采用的设计方法和设计的处理器IP核,对今后进行CUP设计研究有很好的参考价值。

部分文件列表

文件名 大小
基于32位RISC体系结构的微处理器设计与研究.pdf 4M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载