推荐星级:
- 1
- 2
- 3
- 4
- 5
CPLD 在超高速数据采集系统中的应用
资料介绍
CPLD (复杂可编程逻辑器件) , 是在传统的PAL、GAL 基础上发展而来的。凭籍半导体工艺技术及CAD 工具的发展, 如今一片CPLD 可以代替几十乃至上百片PAL、GAL , 可提供十万门以上的可用门。与FPGA 相比, CPLD 比较适合计算机总线控制、地址译码、复杂状态机、定时ö计数器、存储控制器、DMA 控制器、CACHE 控制器、图形控制器、数据压缩编码等IO 密集型应用, 且具备无须外部配置ROM、时延可预测等特性。目前的CPLD 普遍基于E2 和FLA SH 电可擦技术, 可实现一百次以上擦写循环。部分CPLD 甚至支持ISP (系统内编程)。所谓ISP, 即指CPLD 无须拆卸即可在系统内重新配置逻辑功能, 对于批量小、品种多的模板开发极为有利。本文讨论一个以CPLD 为核心的超高速数据采集系统的设计, 该系统已应用在某汽车点火系测试台。
部分文件列表
文件名 | 大小 |
2.PDF | 116K |
全部评论(0)