您现在的位置是:首页 > 手册 > PCB设计信号等长分析
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

PCB设计信号等长分析

更新时间:2019-12-03 17:08:07 大小:633K 上传用户:WCS368查看TA发布的资源 标签:pcb设计信号分析 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(1) 举报

资料介绍

PCB学习朋友参考资料,等长分析信号完整性分析是pcb设计中不可缺少的

部分文件列表

文件名 大小
pcb设计信号等长分析.(vip)docx.pdf 633K

部分页面预览

(完整内容请下载后查看)
专注于电子设计实战能力提升
PCB 设计信号等长分析  
什么是 PCB 信号等长处理  
在做 PCB 设计时,为了满足某一组所有信号线的总长度满足在一个公差范围内,通  
常要使用蛇形走线将总长度较短的信号线绕到与组内最长的信号线长度公差范围内,  
这个用蛇形走线绕长信号线的处理过程,就是我们俗称的 PCB 信号等长处理。  
为什么要等长  
一般在 PCB 设计时,进行信号等长处理的原因有以下几个。  
1、 一般做等长是为了满足系统对信号组的等时,即为了满足此组内信号的时序须  
满足系统要求。比如对于 DDR,其数据信号每 8 位一组,做+/-25mil 处理,如果  
此组信号等长没有在此公差范围内号线长度相差太大导致其相对延时较长,  
Copyright © FANYPCB 凡亿课程顾问:18163791172  

全部评论(1)

  • 2020-02-17 13:08:44t546505

    正在学习,谢谢分享

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载