推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

非常好的书-PCB信号完整性设计-针对DDR2-800和DDR3的PCB信号完整性设计

更新时间:2020-06-19 20:28:14 大小:1M 上传用户:xzxbybd查看TA发布的资源 标签:信号完整性设计ddr2ddr3pcb 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(1) 举报

资料介绍

针对DDR2-800DDR3PCB信号完整性设计


摘要
本文章主要涉及到对DDR2DDR3在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB层数,特别是4层板的情况下的相关技术,其中一些设计方法在以前已经成熟的使用过。

1. 介绍

目前,比较普遍使用中的DDR2的速度已经高达800 Mbps,甚至更高的速度,如1066 Mbps,而DDR3的速度已经高达1600 Mbps。对于如此高的速度,从PCB的设计角度来讲,要做到严格的时序匹配,以满足波形的完整性,这里有很多的因素需要考虑,所有的这些因素都是会互相影响的,但是,它们之间还是存在一些个性的,它们可以被分类为PCB叠层、阻抗、互联拓扑、时延匹配、串扰、电源完整性和时序,目前,有很多EDA工具可以对它们进行很好的计算和仿真,其中Cadence ALLEGRO SI-230 Ansoft’s HFSS使用的比较多。


部分文件列表

文件名 大小
非常好的书-PCB信号完整性设计.doc 1M

全部评论(1)

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载