推荐星级:
- 1
- 2
- 3
- 4
- 5
LVDS四通道CMOS差分线接收器的设计
资料介绍
在被称为信息时代的今天,数据传送量越来越大,传输速度越来越快;另外,随着电子产品向便携式发展,低功耗也成为一个突出的要求。我们迫切希望能有一种新的接口技术来更快的传输数据,同时具有低功耗、低噪声等优良特性。低压差分信号传输技术(简称LVDS:Low Voltage Differential Signaling)便是这样一种新技术。
本文主要围绕LVDS接收器的电路设计和硬件实现,进行了深入系统的研究。
首先给出了LVDS的信号传输组成和接口标准:ANSI/TIA/EIA-644和I正EE P1596.3,并在此基础上分析了LVDS的优点。然后本文提出了LVDS接收器的整个系统结构。选择了恰当的方法来实现LVDS接收器电路,并对电路进行了模型参数计算和仿真分析。
最后本文对LVDS接收器版图设计部分进行了深入的讨论。结合具体电路从匹配、电阻、噪声、门锁效应等方面对版图设计中应注意的问题进行了分析,最后给出了LVDS接收器的版图。本文采用了0.18umCMOS工艺来实现版图设计。
并经过了版图验证和后仿真,结果显示本文所设计的LVDS接收器各项性能指标均符合标准要求,具有较高的性能。
部分文件列表
文件名 | 大小 |
LVDS四通道CMOS差分线接收器的设计.pdf | 14M |
全部评论(0)