推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

Linux内核SPI子系统驱动架构以及其数据传输

更新时间:2020-01-02 23:52:16 大小:4M 上传用户:xuzhen1查看TA发布的资源 标签:linuxspi数据传输 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

*目标:分析整理SPI子系统初始化驱动架构:

*本文要点:

1,spi重要数据结构及关系图;2,spl子系统初始化驱动架构:

3,spi数据的传输;

注1:spiregister-mastero执行到完成spi-master注册后,会调用seanboardinfo0.查询匹配boardlist链表上的外设数据结构:当确认某外设使用当前被注册的控制器(即spi-master().bus-num=spi board ifo().bus-um成立)后,将调用spinew-deviceo,构造该外设对应的spidevice}并注册

注2:显然板卡注册需先于控制器注册,这里稍稍提醒:

注1:platorm-device()是spi-master()控制器的平台设备资源数据结构:注2:spi-device()modaliaslispi-board-info().modalias获得:spidriver()devicedriver()nameflspi-driver()id-table0-name由驱动直接指定:需注意的是.spidevice()modalias优先与spi_driver()idtableD name配,当驱动中spi-driver()id-table为空时,spi_device()modaliasspi_driver()devicedriver).namen:

SP1模块为了和外设进行数据交换,根据外设工作要求,其输出串行同步时钟极性和相位可以进行配置,时钟极性(CPOL)对传输协议没有重大的影响

如果CPOL=0,串行同步时钟的空闲状态为低电平:如果CPOL=1,串行同步时钟的空闲状态为高电平。时钟相位(CPHA)能够配置用于选择两种不同的传输协议之一进行数据传输。如果CPHA-0,在串行同步时钟的第一个跳变沿(上升或下降)数据被采样:如果CPHA-1,在串行同步时钟的第二个跳变沿

(上升或下降)数据被采样。

SPI主模块和与之通信的外设备时钟相位和极性应该一致。


部分文件列表

文件名 大小
Linux内核SPI子系统驱动架构以及其数据传输.pdf 4M

【关注B站账户领20积分】

部分页面预览

(完整内容请下载后查看)

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载