推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于FPGA的异步流水乘法器设计的教学方案

更新时间:2020-08-19 01:03:20 大小:683K 上传用户:zhiyao6查看TA发布的资源 标签:fpga乘法器 下载积分:5分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

本文以异步流水乘法器的设计为例,介绍了利用FPGA进行异步电路设计的思路及方法。本设计采用两段握手协议实现异步流水乘法器,将其分解为三个核心模块:信号分支模块、异步移位模块和异步加法器模块。本文具体说明了利用硬件描述语言实现异步乘法器的方法和步骤,通过Modelsim软件进行功能仿真,并下载到Genesys板卡上进行系统测试。该教学方案有助于学生理解并掌握异步电路设计方法。

This paper takes the example of asynchronous pipeline multiplier to illustrate the design method of asyn- chronous circuit based on FPGA. Two handshake protocol is used. The asynchronous multiplier is divided to three modules: signal branching module, asynchronous shift module and asynchronous adder module. The method and steps to realize the asynchronous multiplier is explained, functional simulation is performed using Modelsim, and then the configuration bit stream is downloaded to the Genesys for system testing. The teaching scheme accords can help students to master the asynchronous circuit design method.

部分文件列表

文件名 大小
基于FPGA的异步流水乘法器设计的教学方案.pdf 683K

全部评论(0)

暂无评论