推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于FPGA的高速数据采集系统的电路设计

更新时间:2020-05-20 05:07:55 大小:222K 上传用户:守着阳光1985查看TA发布的资源 标签:fpga数据采集 下载积分:5分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

传统的高速数据采集系统设计方法是利用单片机和硬件FIFO对信号进行采集,但这种系统控制单一,且不易升级。FPGA电路逻辑关系清晰,芯片时延性小、速度快,且可用VHDL或VerilogHDL来描述其内部逻辑电路,便于修改和升级。如果在高速数据采集系统中采用FPGA控制器,将会极大地提高系统的稳定性与可靠性。本文设计了一个基于FPGA的高速数据采集系统,对其硬件电路部分进行了设计。

Ttraditional high_speed data acquisition system design method is carries on gathering using the monolithic integrated circuit and hardware FIFO to the signal,but this systems control is unitary,also is difficultly A is of circuit logic legible,time_delay small,speed fast and so on,and we can use VHDL or verilog HDL to describle chip' slogic circuit,which can be modified and upgraded the FPGA controller is adopeted in high_speed DSA,then it will advance greetly the stability and reliability of the s article has designed one based on the FPGA high speed data acquisition system,has carried on the design to its hardware electric circuit part.

部分文件列表

文件名 大小
基于FPGA的高速数据采集系统的电路设计.pdf 222K

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载