推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于FPGA的HDB3编译码器设计

更新时间:2020-03-20 18:47:34 大小:3M 上传用户:xuzhen1查看TA发布的资源 标签:fpgaHDB3编译码器 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

摘要:HDB3码是基带传输系统中常用的码型。本设计是基于EMP7128设计的一个完整的HDB3码的译码器。给出了硬件设计电路图、软件设计流程和HDB3译码器的仿真波形。该译码器中除了包含有译码的电路外,还包含有单双极性转换,误码检测和位同步提取等功能。双单极性变换的作用是使得双极性的HDB3码能够进入CPLD,同时易于做数字逻辑分析。其中的位同步提取功能是利用超前滞后型数字锁相环从编码序列中提取出位同步信号,并把该信号作为译码部分的时钟。位同步模块中最为关键的一步是在CPLD实现若干个上升沿触发数字单稳。总体来说,该译码器具有外围电路简单,工作稳定,抗干扰能力强等特点。此实现方法具有硬件设计简单、运行速度快、成本低等优点。同时由于CPLD可重复编程的特点,可以对它进行在线修改,便于设备的调试和运行。此编译码器已经过实际测试,运行稳定可靠,可用于实际电路中。

关键词:HDB3码:FPGA:译码器;位同步。

现代通信借助于电和光来传输信息,数字终端产生的数字信息是以“1"和"0"两种代码(状态)位代表的随机序列,他可以用不同形式的电信号表示,从而构造不同形式的数字信号。在一般的数字通信系统中首先将消息变为数字基带信号,称为信源编码,经过调制后进行传输,在接收端先进行解调恢复为基带信号,再进行解码转换为消息。在实际的基带传输系统中,并不是所有电波均能在信道中传输,因此有基带信号的选择问题,因此对码型的设计和选择需要符合一定的原则。当数字信号进行长距离传输时,高频分量的衰减随距离的增大而增大,电缆中线对之间的电磁辐射也随着频率的增高而加剧,从而限制信号的传输距离和传输质量,同时信道中往往还存在隔直流电容和耦合变压器,他们不能传输直流分量及对低频分量有较大的衰减,因此对于一般信道高频和低频部分均是受限的。对于这样的信道,应使线路传输码型的频谱不含直流分量,并且只有很少的低频分量和高频分量。其次,传输码型中应含有定时时钟信息,以利于收端定时时钟的提取,在基带传输系统中,定时信息是在接收端再生原始信息所必需的。般传输系统中,为了节省频带是不传输定时信息的,必须在接受端从相应的基带信号中加以提取。

部分文件列表

文件名 大小
基于FPGA的HDB3编译码器设计.pdf 3M

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载