推荐星级:
- 1
- 2
- 3
- 4
- 5
有复位的DDS,实现平台为Spartan-3E VHDL FPGA,输出到LED
资料介绍
有复位的DDS,实现平台为Spartan-3E VHDL FPGA,输出到LED,coe文件由Matlab产生
部分文件列表
文件名 | 文件大小 | 修改时间 |
dds3/dds3.bgn | 10KB | 2012-04-20 19:21:52 |
dds3/dds3.bit | 165KB | 2012-04-20 19:21:52 |
dds3/dds3.bld | 1KB | 2012-04-20 19:21:04 |
dds3/dds3.cmd_log | 1KB | 2012-04-20 19:21:46 |
dds3/dds3.drc | 5KB | 2012-04-20 19:21:48 |
dds3/dds3.gise | 13KB | 2012-04-20 20:26:32 |
dds3/dds3.ise | 46KB | 2012-04-20 20:26:34 |
dds3/dds3.lso | 1KB | 2012-04-20 19:14:26 |
dds3/dds3.ncd | 7KB | 2012-04-20 19:21:26 |
dds3/dds3.ngc | 2KB | 2012-04-20 19:14:30 |
dds3/dds3.ngd | 18KB | 2012-04-20 19:21:02 |
... |
全部评论(0)