推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

如何使用FPGA实现一种2Gbps的多数据包透明传输机制

更新时间:2022-02-08 11:32:02 大小:309K 上传用户:14101603查看TA发布的资源 标签:fpga 下载积分:3分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

基于模块化设计方法对RockeTIO发送器的吉比特数据发送策略进行了深入研究,提出了一种速率为2Gbps的多数据包透明传输的机制。根据此机制,仅配置3个包格式寄存器则可实现对RAM内数据以任意要求的格式发送,从而解决了利用RockeTIO发送数据固有的可升级性差的问题。该透明发送机制展示出其运用VerilogHDL高级语言的设计思想,以及升级性好,复杂度低,实现简单的优点。该方案已在Xilinx公司的现场可编程门阵列(FPGA)器件XC2VP20上得到了实现,验证了基于这一发送机制的设计方法的有效性和可行性。该研究对其它高速串行数据传输标准具有广泛的应用价值.

部分文件列表

文件名 大小
ab621fc25b81c4fab7b4c8cc423ac03e.pdf 309K

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载