推荐星级:
- 1
- 2
- 3
- 4
- 5
FPGA上的VERILOG语言编程
资料介绍
FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RAM实现波形存储回放;并实现了每秒100HZ扫频。
部分文件列表
文件名 | 文件大小 | 修改时间 |
DDS/LPM_SHIFTREa.v | 5KB | 2006-09-03 21:35:24 |
DDS/romlookup.v | 6KB | 2006-09-04 10:46:06 |
DDS/squwave.v | 1KB | 2006-09-04 10:44:14 |
DDS/triawave.v | 1KB | 2006-09-04 10:45:08 |
DDS/clock_d2.v | 1KB | 2006-05-02 19:51:52 |
DDS/control.v | 3KB | 2006-09-05 09:26:44 |
DDS/RAM.v | 9KB | 2006-09-02 21:34:50 |
DDS/RAM_inst.v | 1KB | 2006-09-02 21:34:50 |
DDS/RAM_bb.v | 7KB | 2006-09-02 21:34:50 |
DDS/risewave.v | 1KB | 2006-09-04 10:43:24 |
DDS/datachoose.v | 1KB | 2006-09-04 14:03:58 |
... |
相关下载
- 华为模块电源管理设计指导-(V100R001_02 Chi...
- 华为LGA模块PCB设计指导_V2.0_20150126.pdf
- HUAWEI Module USB Interface Descriptor Gui...
- HUAWEI ME909s-821 LTE LGA模块硬件指南V100R...
- HUAWEI ME909s-821 LTE LGA Module Acceptanc...
- HUAWEI 30 mm x 30 mm LGA Module Hardware M...
- HUAWEI 30 mm x 30 mm LGA Module Developmen...
- Altium_Designer_规则设置三例.pdf
- STM32F407产品技术培训-DSP库及其例程
- STM32F407产品技术培训-2.浮点单元.pdf
全部评论(0)