上传资源列表
-
FPGA时序优化的几种方法
大小:418K 更新时间:2018-10-16 下载积分:2分
衡量FPGA设计的两个重要指标是吞吐率和延迟。吞吐率:指系统每一个时钟周期内能够处理的数据数量,为了获得更高的吞吐率就需要减少组合逻辑延迟,在组合逻辑中间插入寄存器,也就是流水线设计。延迟:指数据从输入系...
-
51单片机最小系统排阻作用
大小:434K 更新时间:2018-10-16 下载积分:2分
排阻(Network Resistor),即网络电阻器(Wire-wound Resistor)。排阻是将若干个参数完全相同的电阻集中封装在一起,组合制成的。排阻一般应用在数字电路上,比如:作为某个并行口的上拉或者下拉电阻用。使用排阻比用...
-
针对SFP+光模块与SFP+DAC高速线缆的优势进行对比
大小:254K 更新时间:2018-10-16 下载积分:2分
sfp+光模块是小型热插拔光模块,是GBIC光模块的升级版本,体积比GBIC光模块减少一半,但它却可以在相同的面板上配置多出一倍以上的端口数量,功能上与GBIC光模块基本一致,能够实现千兆位电信号转换为光信号。sfp+高...
-
单片机控制板在设计过程中需要遵循的原则与注意事项
大小:542K 更新时间:2018-10-08 下载积分:2分
(1) 在元器件的布局方面,应该把相互有关的元件尽量放得靠近一些,例如,时钟发生器、晶振、CPU的时钟输入端都易产生噪声,在放置的时候应把它们靠近些。对于那些易产生噪声的器件、小电流电路、大电流电路开关电...
-
Xilinx基于PCIE的部分重配置实现
大小:2M 更新时间:2018-10-08 下载积分:2分
本文主要是对基于PCIE(mcap)的部分可重构实现的步骤做一个简单的演示,如有错误之处,欢迎批评指正。值得说明的是,基于PCIE的部分可重构需在ultrascale系列及ultrascale+芯片才能实现,具体哪些系列能实现哪种配...