您现在的位置是:首页 > 技术资料 > vivado-实验指导书
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

vivado-实验指导书

更新时间:2020-11-22 13:17:39 大小:11M 上传用户:sun2152查看TA发布的资源 标签:vivado 下载积分:2分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

安全使用规范

使用扩展接口扩展电路应用前请关闭电路板总开关,避免损坏器件。

电路板建议在绝缘平台上使用,否则可能引起电路板损坏电路使用时应防止静电

液晶显示器件或模块结雾时,不要通电工作,防止电极化学反应,产生断线电源正负极、输入输出端口定义时需谨慎,避免应接反引起开发板的损坏。

保持电路板的表面清洁。

小心轻放,避免不必要的硬件损伤

实验一:熟悉 VIVADO编译环境(一)

实验目的

1.熟悉 VIVADO的编译环境

2.了解在Ⅴ IVADO环境下运用 Verilog HDl语言的编程开发流程,序的编写、编译、模拟仿真及程序下载。

验内容

1.IVADO环境下源程序的编写、编译

2.模拟仿真3.程序下载

没有可以添加的IP,所以不添加IP,直接点击Next电有通的乘所不mOm器件的选择是和实验平台的硬件相关的,根据我们的 Basys3实验开发板,它使用的是xc7a35tcpg236-1的器件,找到相应的器件,如图1.5所示

VIVADO中包含完整的文本编辑程序(Text Editor),在此用 Verilog HDL来编写源程序。新建一个 Verilog hdl文件,可以通过右击 Desig sourse选择 Add Sourse,如图1.6所示

下载完成OK,开发板即可演示。

接下来介绍如何将程序烧录到ROM里,这样程序就能掉电不丢失右击FPGA芯片选择 Add Configuration Memory Device


部分文件列表

文件名 大小
vivado-实验指导书.pdf 11M

全部评论(0)

暂无评论