推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于UVM实现时间同步电路的功能验证

更新时间:2020-08-23 10:16:38 大小:554K 上传用户:xiaohei1810查看TA发布的资源 标签:uvm 下载积分:5分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

时间同步电路模块是某款在研网络通信SoC芯片的核心IP之一,为通信网络子系统之间提供精准的时间同步功能,因此对其功能正确的验证具有重要意义。如果采用传统的定向测试方法对其验证将很难遍历到所有情况,而采用受约束的随机测试、基于覆盖率驱动的UVM验证方法学,能大量减小验证激励的开发项,有效穷举要验证的功能点。文中介绍了基于UVM验证方法学验证平台设计实现的过程,经过仿真验证和覆盖率的统计分析,证明采用该方法能高效地检查出设计的缺陷,减少了验证花费的时间。

Time synchronization circuit module that is one important IP core of a developing network communication SoC chip provides precise time synchronization between the communication network subsystems, and therefore their correct functional verification has great significance. Using the traditional directional test method on its validation will be difficult to traverse all cases, and constrained random test,based-coverage driven UVM method, can reduce the test stimulus development, effective exhaustion to verify the function point. In- troduce the verification platform process of design and implementation based on UVM verification methodology, through simulation and the coverage rate of the statistical analysis,prove ...

部分文件列表

文件名 大小
基于UVM实现时间同步电路的功能验证.pdf 554K

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载