推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

了解TI的PCB路由规则为基础的DDR时序规范概述

更新时间:2018-04-19 08:46:12 大小:94K 上传用户:z00查看TA发布的资源 标签:tipcb路由ddr时序 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

此应用报告激励DDR高速定时要求的方式。现在将被传达给系统设计师。传统的使用方法数据表参数和仿真模型是繁琐的。系统设计者使用此信息以评估是否满足和可预期的时序规范。操作可靠。最终,硬件设计者想要回答的真正问题是:“我怎么勾?”它呢?这里使用的方法不同:TI一次解决系统定时问题,然后通过直接PCB路由规则来通信解决方案。这种方法是特别适合于嵌入式JEDEC DDR内存接口,因为自然约束的系统解集和工业标准组件。


  经典的高速设计流程是一个复杂的、劳动密集的事务。它需要一个广阔的人才技能集和综合仿真工具。它要求硅制造商提供漫长的时间。数据和精确的仿真模型是繁琐的开发和维护。在几乎每一个系统中,PCB必须从头开始设计。


部分文件列表

文件名 大小
了解TI的PCB路由规则为基础的DDR时序规范概述.pdf 94K

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载