推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

MSPM0 L 系列 32MHz 微控制器

更新时间:2023-08-27 15:58:34 大小:13M 上传用户:xuzhen1查看TA发布的资源 标签:微控制器 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

1.1 架构概述 MSPMOL系列MCU(MSPMOLxx)将32位计算性能与精密模拟相结合,可支持各种传感、接口、控制和辅助控制应用。该器件架构通过一个灵活且易于配置的电源管理和时钟系统支持通用应用和低功耗应用,并提供从低功耗模式快速唤醒的功能。 MSPMO L 系列器件还支持 125°℃ 环境温度和 AEC-Q100 1 级认证。 本章介绍器件架构,包括关于电源域和总线组织、平台存储器映射和器件引导配置的概述。 1.2 总线结构 MSPMOLxx 器件上有三个主要电源域: PD1(电源域1),包含CPU子系统、存储器接口和高速外设PDO(电源域 0),包含低速低功耗外设 直接从电源为10、模拟模块和受限逻辑供电的电源电压(VDD) PD1域,并且在某些工作模式下被禁用,以更大限度地降低功耗。PDO域支持超低功耗性能,并且始终在内核稳压器运行的工作模式下启用。 MSPMOLxx 器件上有四条主要数据总线: AHB总线矩阵,用于将CPU连接到器件存储器系统(ROM,SRAM和闪存)和外设总线PD1(电源域1)仅CPU外设总线,通过MCLK计时 PD1(电源域 1)外设总线,通过MCLK计时 PDO(电源域0)外设总线,通过ULPCLK计时 CPU和DMA控制器是器件中唯一的两个总线控制器。共享外设的CPU和DMA之间的仲裁发生在仅CPU的PD1外设总线和CPU/DMA PD1外设总线之间。DMA无法访问仅CPU PD1外设总线或CPU总线矩阵(总线图中的绿色元件)上的外设。因此,在DMA处理PD1或PDO总线上的事务的同时,CPU可以访问仅限CPU的PD1 外设总线上的外设。 同样,只要DMA不访问CPU试图访问的同一存储器,CPU就可以在DMA正在处理事务的同时通过AHB总线矩阵访问SRAM或闪存。存储器系统(SRAM或闪存)的CPU和DMA之间的仲裁发生在存储器接口本身。 CPU 和 DMA之间的所有仲裁都是循环完成的。 GPIO和ADC外设(总线图中的橙色元件)具有特殊功能,可实现从CPU快速访问寄存器以及在低功耗运行模式下运行。 GPIO外设通过两种机制连接到系统:PD1 外设总线和 Arm® Cortex@-MO+ 单周期高速 10 总线。 为了获得出色性能,从CPU到任何GPIO寄存器的访问通过单周期IO总线进行转换,从而在软件控制下实现 1O的快速切换。 PD1外设总线上也提供GPIO DOUT寄存器(数据输出),主要是为了使DMA可用于将值加载到GPIO DOUT寄存器。 虽然到GPIO外设的总线接口在PD1电源域中(以获得出色读取泻入性能).但GPIO逻辑本身在PDO电源域中,因此它在核心稳压器处于运行状态的所有运行模式下都可用。 ADC 外设通过 PD1 外设总线连接到系统,但在 PDO 电源域中包含功能逻辑。 通过PD1外设总线处理ADC外设寄存器访问(以获得出色读取/写入性能ADC转换逻辑位于 PDO电源域中,以在禁用PD1后在某些低功耗模式下启用运行计时器触发的 ADC转换,而无需 CPU 交互。

部分文件列表

文件名 大小
MSPM0_L_系列_32MHz_微控制器.pdf 13M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载