推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

多功能数字钟电路的制作

更新时间:2020-08-11 01:19:55 大小:748K 上传用户:zhiyao6查看TA发布的资源 标签:数字钟 下载积分:5分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

该文是基于FPGA,采用Verilog HDL通过自下而上的设计方法完成的。根据功能将设计分为六大模块:仿电台报时、定时闹钟、时钟、日期、世界时间、显示模块,世界时间是格林威治时间,最终在Quartus II的开发环境下完成,并且使用FPGA的芯片EP2C8Q 208C8完成验证。结果表明,该设计切实可行,外围电路简单,模块功能强大,满足人们的需求,在FPGA的数字时钟设计方面具有很大的参考价值。

This article is based on the FPGA,which through a bottom-up and using Verilog HDL to ording to the function which are divided into six modules:Imitation radio timekeeping,timing alarm clock,clock,date,world time,display module,the world time is Greenwich Mean al under the Quartus II development environment to compliled and simulated,and used of FPGA chip EP2C8Q 208C8 to complete results shows that the design practical and simple hardware circuit and the design is powerful,so that meet people's digital clock in the FPGA design has great reference value.

部分文件列表

文件名 大小
多功能数字钟电路的制作.pdf 748K

【关注视频号领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载