推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

HDB3数字编码器设计

更新时间:2020-03-24 18:22:59 大小:9M 上传用户:sun2152查看TA发布的资源 标签:hdb3数字编码器 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

随着社会生产力的发展,各种电子新产品的开发速度越来越快。现代计算机技术和微电子技术的进一步发展和结合使得集成电路的设计出现了两个分支。一个是传统的更高集成度的集成电路的进一步研究;另一个是利用高层次VHDL/Verilog HDL等硬件描述语言对新型器件CPLD/FPGA进行专门设计,使之成为专用集成电路。

EDA技术以EDA软件工具为开发环境,采用硬件描述语言(HDL),以可编程逻辑器件为实验载体,实现源代码编程和仿真功能。VHDL作为一种标准化的硬件描述语言主要用于描述数字系统的结构、行为、功能和接口。与其它的HDL相比,VHDL具有更强的行为描述能力,从而决定了它成为系统设计领域最佳的硬件描述语言。就目前流行的EDA工具和VHDL综合器而言,将基于抽象行为描述风格的VHDL程序综合为具体的FPGA和CPLD等目标器件的网表文件己不成问题。VHDL和可编程逻辑器件的结合作为一种强有力的设计方式,将为设计者的产品上市带来创纪录的速度。

现代通信技术的发展随着VHDL等设计语言的发展也进入了一个新的阶段。长期以来,人类进行信息交互的基本方式不外乎语言、文字和图像。随着数字技术的发展,三大信息网:电话、电视、和因特网在数字通信的平台上融为一体的趋势日益加速。一方面是通信技术一日千里的发展,技术更新的周期越来越短:另一方面是人们对信息数量和质量的需求不断增长,如何更加有效、更加可靠、更加安全的传输信息,成为人们非常关注的问题。

数字通信具有许多优良的特性,数字处理的灵活性使得数字传输系统中传输的数字信息既可以来自计算机,电传机等数据终端的各种数字代码,也可以是来自模拟信号经过数字化处理后的脉冲编码(PCM)信号等。在原理上,数字信息可以直接用数字代码序列表示和传输,但是在实际的传输中,视系统的要求和信道的情况,一般需要进行不同形式的编码,并且选用一组取值有限的离散波形表示,这些取值离散的波形可以是数字带通信号,也可以是数字基带信号。

部分文件列表

文件名 大小
HDB3数字编码器设计.pdf 9M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载