推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于FPGA的CRC算法的串行和并行实现

更新时间:2020-10-23 12:56:52 大小:2M 上传用户:gsy幸运查看TA发布的资源 标签:fpgacrc算法 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

在数字数据通信系统中,由于信道传输特性不理想以及噪声等干扰,常常会出现一些异常情况。因此,通常在数据通信中添加循环冗余校验(cyclic redundancy check,CRC)码,可以大幅度提高通信的可靠性。文章在论述串行CRC实现的基础上,对电路结构提出了改进的方案,实现了基于现场可编程逻辑门阵列(field programmable gate array,FPGA)韵CRC的串行2、4、8位和并行算法t并用超高速集成电路硬件描述语言(very-high-speed integrated circuit hardware descriptionlanguage,VHDL)实现CRC校验,将实验结果下载到DE2,验证了方案的可行性。

In digital data communication systems, due to the non-ideal channel transmission characteristics and the noise interference, some abnormal situation often appears in serial communication. Thus, adding the cyclic redundancy check(CRC) check code in the data communication can greatly improve the reliability of communication. On the basis of the analysis of the serial CRC implementation, the improved circuit structure is proposed and the two, four, eight bits serial algorithm and parallel algo- rithm of CRC based on the field programmable gate array(FPGA) are implemented. The CRC check is realized by using the very-high-sp...

部分文件列表

文件名 大小
基于FPGA的CRC算法的串行和并行实现.pdf 2M

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载