推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

一种用于FPGA配置的抗干扰维持电路

更新时间:2020-10-19 09:49:21 大小:371K 上传用户:gsy幸运查看TA发布的资源 标签:fpga 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

设计并实现了一种用于FPGA配置的抗干扰维持电路,针对基于SRAM的FPGA配置单元易受噪声影响丢失信息的问题,提出了电压不稳定、低压状态下配置信息的抗干扰维持方案.在设计高面积效率配置单元、分析噪声容限的基础上,得出配置单元静态噪声容限随电源电压单调递增的关系,并进一步设计了基准、电荷泵以及电压比较控制电路构成的可切换电源反馈控制电路,实现了配置单元的稳定供电.仿真及测试结果表明,正常工作电压为2.5V的FPGA芯片能在1.8V低电压下维持配置信息,提高了FPGA芯片的抗干扰性能.

An antijamming holding circuit is proposed to solve the problem with data losing under the noise in the SRAM-based FPGA configuration cell.When the structure parameters of the area efficient configuration cell designed,the Static Noise Margin(SNM) of configuration cell increases as the power supply voltage increases.Through the detailed design of the voltage reference,charge pump and voltage comparation circuit,we realized a feedback controlled steady power supply for FPGA configuration cell.Simulation and testing results show,an FPGA with the new structure can hold data in configuration cell under the 1.8V voltage while its normal voltage supply is 2.5V,which improve the antijamming performance ...

部分文件列表

文件名 大小
一种用于FPGA配置的抗干扰维持电路.pdf 371K

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载