推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

一种基于FPGA的抗辐射加固星载ASIC设计方法

更新时间:2020-09-14 11:22:06 大小:5M 上传用户:xiaohei1810查看TA发布的资源 标签:fpgaasic 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

针对静态随机存储器(SRAM)型现场可编程门阵列(FPGA)空间应用的问题,提出了基于FPGA星载抗辐射加固专用集成电路(ASIC)设计的全流程,并重点对扫描链设计、存储器内建自测试、自动向量生成、ASIC封装设计、散热设计、加电振动试验等关键点的设计方法和注意事项进行了介绍。通过设计、测试、封装、试验,实现了基于静态随机存储器型FPGA转化为抗辐射加固ASIC。ASIC抗辐射总剂量大于100krad(Si),抗单粒子闩锁(SEL)阈值大于75 MeV·cm^2/mg,抗单粒子翻转(SEU)阈值大于22 MeV·cm^2/mg,满足空间应用的要求,具有很好的应用前景。

Focusing on the problem of SRAM applied in space environment,this paper presents a design flow of a space-borne radiation hardened ASIC(application specific integrated circuit)whose design is based on FPGA,mainly introduces the design methods and related consideration of scan chain,MBIST(memory built in self test),ATPG(automatic test pattern generation),package design,heat dissipation and electrified vibration test which are key poits to the process of ASIC ough design,verification,package and test,the SRAM converts to radiation hardened total anti-radiation dose of this ASIC is greater than 100krad(Si).Moreover,the single event latch-...

部分文件列表

文件名 大小
一种基于FPGA的抗辐射加固星载ASIC设计方法.pdf 5M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载