推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于FPGA的多路并行PCM数据收发模块的设计

更新时间:2020-06-02 05:01:11 大小:2M 上传用户:六3无线电查看TA发布的资源 标签:fpga 下载积分:5分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

在自动测试系统中,为了实现多路并行PCM数据的同时接收与处理,设计了一种以FPGA为主控制核心的并行数据收发模块,该模块实现了隔离RS422接口电路设计,双通道并行PCM数据的接收,隔离分档电压输出等。并行数据收发的逻辑设计,采用乒乓操作的思想轮流通过单通道回传给上位机,由软件对数据进行分包检验处理。经过多次的实际测试验证每路PCM数据的传输速率可达1Mbyte/s,在保证合理性以及可靠性的前提下,相对于单通道数据的传输在速率上有了大幅提高。

In the automatic test system,in order to achieve the multi-channel parallel PCM(Pulse Code Modulation)data receiving and processing at the same time,the design of a control module is given priority with the FPGA parallel data transceiver control module has realized the isolated RS422 interface circuit design,dual channel parallel PCM data receiving,isolation step voltage output, logic design of parallel data transceiver,by adopting the idea of ping-pong operation through a single channel in turn back to the PC,subcontract inspection by the software for data er several times of actual test to verify each of PCM data transmission rate can be up to 1 Mbyte/s,on the premise of guarantee the ...

部分文件列表

文件名 大小
基于FPGA的多路并行PCM数据收发模块的设计.pdf 2M

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载